跳至內容

鐵電場效應電晶體

維基百科,自由的百科全書

鐵電場效應電晶體Fe FET)是一種場效應電晶體,其柵極電極與源漏導電區(溝道)之間夾有鐵電材料。鐵電材料中的永久電場極化使此類器件在無任何電偏壓的情況下仍能保持電晶體的工作狀態(導通或關斷)。

Fe FET器件常用於Fe FET 存儲器——一種單電晶體非揮發性記憶體

描述

[編輯]

在1955年,伊恩·蒙羅·羅斯英語Ian Munro Ross為一種鐵電場效應電晶體(FeFET)或金屬–鐵電–半導體場效應電晶體(MFSFET)申請了專利。其結構與現代的反型通道MOSFET相似,只是用鐵電材料替代了氧化物作為介電/絕緣層。[1]1963年,莫爾(Moll)和塔魯伊(Tarui)提出在固態存儲器中使用一種鐵電材料(三甘氨酸硫酸鹽英語Triglycine sulfate)及薄膜電晶體[2] 1960年代進行了更多研究,但基於薄膜的器件的保持特性不盡如人意。[3]早期的場效應電晶體器件使用鈦酸鉍英語Bismuth titanate(Bi4Ti3O12)、Pb1−xLnxTiO3(PLT)及相關的鋯鈦酸鹽(PLZT)。[3]1980年代末,開發出了使用鐵電薄膜作為電容並與尋址FET連接的鐵電隨機存取記憶體[3]

Fe FET基於的存儲器器件在讀取時所施加的電壓低於鐵電材料的矯頑電壓。[4]

截至2006年,實現實用Fe FET存儲器器件面臨的挑戰包括:選擇介電常數高且絕緣性強的層以置於鐵電層與柵極之間;鐵電材料的高剩餘極化帶來的問題;有限的保持時間(約幾天,而要求10年)。[5]

只要鐵電層能相應地進行尺寸縮放,基於Fe FET的存儲器器件預期能夠像MOSFET一樣縮小;但橫向尺寸約20 nm左右可能會出現極限(即超順電極限,亦稱「鐵電極限」)。[6]其他限制器件微縮的因素還包括:鐵電薄膜厚度減小時產生的附加(不希望出現的)極化效應;電荷注入;以及漏電流問題。[5]

研究與開發

[編輯]
1電晶體鐵電RAM存儲單元結構圖

2017年,有報道指出已在22納米工藝節點上,採用全耗盡絕緣體上矽CMOS並使用二氧化鉿作為鐵電層構建了Fe FET基非揮發性記憶體,其最小器件單元面積為0.025 μm2,以32 Mbit陣列方式製備,採用約10 ns、4.2 V的置位/復位脈衝;器件耐久性達105次寫循環,數據保持能力可耐受300 °C。[7]

截至2017年 (2017-Missing required parameter 1=month!),創業公司Ferroelectric Memory Company正在嘗試將Fe FET存儲器商業化,其技術基於二氧化鉿,聲稱可縮放至現代製程節點,且可與當代工藝(如HKMG英語High-κ dielectric)集成,僅需增加兩道掩膜即可納入傳統CMOS流程。[8]

相關

[編輯]

參考

[編輯]
  1. ^ Stefan Ferdinand Müller. Development of HfO2-Based Ferroelectric Memories for Future CMOS Technology Nodes. BoD – Books on Demand. 2016. ISBN 9783739248943. 
  2. ^ Park et al. 2016,§1.1.1, p.3.
  3. ^ 3.0 3.1 3.2 Park et al. 2016,§1.1.1, p.4.
  4. ^ Park et al. 2016,§1.1.2, p.6.
  5. ^ 5.0 5.1 Zschech, Ehrenfried; Whelan, Caroline; Mikolajick, Thomas (編), Materials for Information Technology: Devices, Interconnects and Packaging, Springer: 157 –, 2005 
  6. ^ Khosla, Robin; Sharma, Deepak K.; Mondal, Kunal; Sharma, Satinder K. Effect of electrical stress on Au/Pb (Zr0.52Ti0.48) O3/TiOxNy/Si gate stack for reliability analysis of ferroelectric field effect transistors. Applied Physics Letters. 2014-10-13, 105 (15): 152907. doi:10.1063/1.4897952. 
  7. ^ Dünkel, S., A FeFET based super-low-power ultra-fast embedded NVM technology for 22nm FDSOI and beyond, 2017 IEEE International Electron Devices Meeting (IEDM), Dec 2017: 19.7.1–19.7.4, ISBN 978-1-5386-3559-9, S2CID 19624615, doi:10.1109/IEDM.2017.8268425 
  8. ^ Lapedus, Mark, What Are FeFETs?, semiengineering.com, 16 Feb 2017 [2025-05-24], (原始內容存檔於2024-10-16)